|
![]() |
IC库存索引: | A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9 |
![]() |
![]() |
当前位置:首页 > 新闻资讯 |
![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() ![]() |
XRT91L30 发布时间:2013-4-2 11:32:42 STS-12/STM-4或STS-3/STM-1 SONET / SDH收发器
特点
应用
描述
XRT91L30是一个完全集成的SONET / SDH收发器SONET / SDH的人622.08 Mbps的STS-12/STM-4或155.52 Mbps的STS-3/STM-1应用。该收发器包括一个芯片上的时钟乘法器单元(CMU),它使用一个高频的锁相环(PLL),以产生高速发送串行时钟从较慢的外部时钟参考。它还提供了时钟和数据恢复(CDR)功能的片上压控振荡器(VCO)将输入的串行数据流同步。内部CDR单元可以被禁用,绕过代替外部光模块接收到的时钟恢复。无论是内部恢复的时钟或外部恢复的时钟可用于环路定时应用。该芯片提供串行到并行和并行到串行转换器,使用8-bit宽LVTTL系统接口接收和发送方向。 发送部分包括一个8X9的弹性缓存器(FIFO),以吸收任何发送器时钟输入和内部生成的发射机的基准时钟之间的相位差。在溢出的情况下,的FIFO可以自动恢复溢出的情况。该设备可以监测信号丢失(LOS)条件并自动静音接收到的数据后,LOS。一个片上的SONET / SDH帧字节和边界检测器和帧脉冲发生器提供的能力恢复的SONET / SDH成帧和字节对齐的串行数据流接收到8位的并行总线。 |
|